본문바로가기

IR

GLOBAL TOP-TIER PARTNER, NEPES

공시정보

날짜 공시제목 제출인
2024-03-28 대표이사변경 네패스
2024-03-28 정기주주총회결과 네패스
2024-03-27 사업보고서 (2023.12) 네패스
2024-03-26 감사보고서제출 네패스
2024-03-19 기타경영사항(자율공시) (감사보고서 제출 지연) 네패스
2024-03-13 주주총회소집공고 네패스
2024-03-13 매출액또는손익구조30%(대규모법인은15%)이상변동 네패스
2024-03-13 주주총회소집결의 네패스
2024-02-26 주식등의대량보유상황보고서(일반) 이병구
2023-12-14 주주명부폐쇄기간또는기준일설정 네패스

좌우로 드래그 해보세요

뉴스

- 수율 하락·원가 부담 ‘최소화’

[디지털데일리 김도현 기자] “극자외선(EUV) 패터닝 공정 등으로 반도체 제조 비용과 난도가 올라가고 있다. 우리는 예전에 관심 없던 후공정 기술이 전공정과 융복합되는 시대에 살고 있다.”

27일 인천 인하대 항공우주융합캠퍼스에서 열린 ‘2022년 한국반도체디스플레이기술학회 춘계학술대회’에서 SK하이닉스 강지호 펠로우는 이렇게 말했다.

최근 반도체 패키징이 강조되는 가운데 업체마다 기술 향상에 초점을 맞추고 있다. 현재 인텔은 ‘포베로스’, SK하이닉스 ‘실리콘관통전극(TSV)’ 등 패키징 기술을 선보인 바 있다. 포베로스는 3차원(3D) 적층 솔루션 방식의 패키징이다. TSV는 수천 개의 미세한 구멍을 뚫어 상층과 하층의 구멍을 수직 관통하는 전극으로 연결하는 방식이다. 인텔은 TSV와 구리 기둥을 병행하는 포베로스 옴니도 준비 중이다.

-중   략-


이날 네패스 김종헌 부사장은 팬아웃(FO)-패널레벨패키지(PLP)와 기판이 없는 시스템인패키지(SiP) 기술을 소개했다. FO는 반도체 입출력(I/O) 단자를 칩 바깥으로 배치해 숫자를 늘릴 수 있는 구조다. PLP는 웨이퍼에서 자른 칩을 사각형 모양 패널에 배치해 패키징한다. 버리는 테두리를 최소화할 수 있다. FO-PLP는 차세대 패키징 기술로 주목을 받고 있다.

네패스의 600밀리미터(mm) PLP는 300mm 웨이퍼레벨패키지(WLP) 대비 5배 생산량을 늘릴 수 있는 것으로 전해진다. WLP는 웨이퍼 단계에서 패키징하는 방식이다.

nSiP는 재배선(RDL) 기술을 활용해 기판과 와이어를 배제한 WLP 기반 초소형 멀티칩모듈 솔루션이다. 기판 등 부품을 사용하지 않기 때문에 기존 패키지 대비 1/3 수준으로 작게 만들 수 있다. 신호 전달 거리가 30% 이상 짧아져 칩 성능도 높인다. 반도체 기판 공급난이 장기화한 상황에서 적합한 대안으로 꼽힌다.

김 부사장은 “결국 반도체 수익성, 양산성 등을 얼마나 올리느냐가 중요한 데 후공정 발전을 통해 이뤄낼 수 있을 것”이라고 강조했다.


[원문보기 디지털데일리_https://www.ddaily.co.kr/news/article/?no=238753]